JEDEC standard modules
Standard name
|
Memory clock
(MHz)
|
Cycle time
(ns)
|
I/O bus clock
(MHz)
|
Data rate
(MT/s)
|
Module name
|
Peak transfer rate
(MB/s)
|
Timings
(CL-tRCD-tRP)
|
CAS latency
(ns)
|
DDR3-800D
DDR3-800E |
100 |
10 |
400 |
800 |
PC3-6400 |
6400 |
5-5-5
6-6-6 |
12 1⁄2
15 |
DDR3-1066E
DDR3-1066F
DDR3-1066G |
133⅓ |
7 1⁄2 |
533⅓ |
1066⅔ |
PC3-8500 |
8533⅓ |
6-6-6
7-7-7
8-8-8 |
11 1⁄4
13 1⁄8
15 |
DDR3-1333F*
DDR3-1333G
DDR3-1333H
DDR3-1333J* |
166⅔ |
6 |
666⅔ |
1333⅓ |
PC3-10600 |
10666⅔ |
7-7-7
8-8-8
9-9-9
10-10-10 |
10 1⁄2
12
13 1⁄2
15 |
DDR3-1600G*
DDR3-1600H
DDR3-1600J
DDR3-1600K |
200 |
5 |
800 |
1600 |
PC3-12800 |
12800 |
8-8-8
9-9-9
10-10-10
11-11-11 |
10
11 1⁄4
12 1⁄2
13 3⁄4 |
DDR3-1866J*
DDR3-1866K
DDR3-1866L
DDR3-1866M* |
233⅓ |
4 2⁄7 |
933⅓ |
1866⅔ |
PC3-14900 |
14933⅓ |
10-10-10
11-11-11
12-12-12
13-13-13 |
10 5⁄7
11 11⁄14
12 6⁄7
13 13⁄14 |
DDR3-2133K*
DDR3-2133L
DDR3-2133M
DDR3-2133N* |
266⅔ |
3 3⁄4 |
1066⅔ |
2133⅓ |
PC3-17000 |
17066⅔ |
11-11-11
12-12-12
13-13-13
14-14-14 |
10 5⁄16
11 1⁄4
12 3⁄16
13 1⁄8 |
CL - سیکل ساعت بین ستون یک آدرس به حافظه ارسال و ابتدا از داده ها در پاسخ به
tRCD - سیکل ساعت بین سطر فعال و می خواند / می نویسد
TRP - سیکل ساعت بین شارژ سطر و فعال